MIPI还是一个正在发展的规范,其未来的改进方向包括采用更高速的嵌入式时钟的M-PHY作为物理层、CSI/DSI向更高版本发展、完善基带和射频芯片间的DigRFV4接口、定义高速存储接口UFS(主要是JEDEC组织)等。当然,MIPI能否成功,还取决于市场的选择。
当前,终端市场要求新设计具有更低功耗、更高数据传输率和更小的PCB占位空间,在这种巨大压力之下,一些智能化且具有更高性能价格比的替代方案开始逐渐为相关设计人员所采用。现在使用的几种基于标准的串行差分接口当中,MIPI接口在功率敏感同时又要求高性能的移动手持式设备领域中的增长极为迅速。而基带和显示器/相机模块对MIPI显示器串行接口(DisplaySerialInterface,DSI)和相机串行接口(CameraSerialInterface,CSI-2)协议的采纳,正是这种增长的主要推动力。DSI和CSI-2是分别针对显示器和相机要求的逻辑层(logical-level)协议,它们通过物理互连对主机与外设之间的数据进行管理、差错和通信。MIPID-PHY规定了连接处理器和外设的物理层的物理及电气特性,这些MIPI接口为服务移动设备市场而专门设计。 信号完整性测试:检查MIPI信号传输的可靠性和稳定性,包括检测信号波形的噪声、抖动、失真等;江苏MIPI测试PCI-E测试
终端电阻的校准,需要通过如图3所示的RTUN模块来实现。它的原理是利用片外精细电阻对片内电阻进行校准。基准电路产生的基准电压vba(1.2V)经过buffer在片外6.04K电阻上产生电流,用同样大小的电流ires流经片内电阻产生电压与rex-tv(1.2V)进行比较,观察比较器的输出。通过setrd来控制W这三个开关,从000到111扫描,再从111到000扫描,改变片内电阻大小,观察比较器输出cmpout信号的变化,从而得到使得片内电阻接近6.04K的控制字。图2中的比较器终端电阻采用与该模块相同类型的电阻,以及成比例的电阻关系。当RTUN模块完成校准后,得到的控制字setrd同时控制比较器的终端电阻,从而使得比较器终端电阻接近100欧姆。江苏MIPI测试PCI-E测试MIPI-DSI接口以MIPI D-PHY协议定义的物理传输层为基础;
根据D-PHY的CTS的要求,D-PHY的发送信号质量测试主要应该包含以下测试项目:
(1)数据线的LP信号质量测试:包含数据信号在LP模式下的高电平、低电平、上升时间、斜率等。
(2)时钟线的LP信号质量测试:包含时钟信号在LP模式下的高电平、低电平、上升时间、斜率等。
(3)数据线的HS信号质量测试:包含数据信号在HS模式下的差分电压、单端电压。共模电压、上升时间等。(4)GlobalOperation的测试:由于从LP模式切换到HS模式以及HS模式下数据传输完成后退出到LP模式都有一定的时序要求,这部分测试项目有时又称为GlobalOperation的测试项目,其中一些相关时序参数的定义
(5)时钟线的HS信号质量测试:测试项目与数据线的HS信号质量测试项目类似。
(6)HS模式下时钟和数据线间的时序关系测试:包括在HS模式的数据有效前时钟应该提前的准备时间、HS数据传输完后时钟应该保持的时间、数据和时钟信号间的时延等。
MIPI-DSI接口电路构架
MIPI-DSI从机接口电路主要包括4个模块:物理传输层模块、通道管理层模块、协议层模块以及应用层模块。
物理传输层:接收时钟通道、数据通道0和数据通道1的高摆幅低功耗序列信号,并进行序列检测,当检测到高速接收请求时,时钟通道接收高速率低摆幅的差分DDR时钟信号,并进行四分频为数据处理逻辑提供并行数据传输时钟,数据通道接收高速率低摆幅的差分数据信号,并进行串并转换输出8位的并行数据到通道管理层,数据通道0在检测进入Escape模式时,则接收高摆幅低速率的数据和命令,并进行串并转换输出到通道管理层;在检测到TA(turnaround)请求时,则将从机的数据或命令进行串行化,以数据通道0发送给主机。 D-PHY的发送信号质量测试主要应该包含有哪些测试项目;
2,MIPID-PHY测试项目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value MIPI D-PHY物理层自动一致性测试;江苏MIPI测试PCI-E测试
MIPI CSI接口调试方法;江苏MIPI测试PCI-E测试
MIPI显示器工作组DickLawrence在一份声明中称,“这一标准给从简单的低端设备、到高复杂性的智能电话、再到更大型手持平台的移动系统带给重大好处。移动产业一直期待着统一到一种开放标准上,而SDI提供了驱动这一转变的强制性技术。
串行接口一般采用差分结构,利用几百mV的差分信号,在收发端之间传送数据。串行比并行相比:更节省PCB板的布线面积,增强空间利用率;差分信号增强了自身的EMI抗干扰能力,同时减少了对其他信号的干扰;低的电压摆幅可以做到更高的速度,更小的功耗. 江苏MIPI测试PCI-E测试
。DPHY的物理层支持HS(HighSpeed)和LP(LowPower)两种工作模式。HS模式下采用低压差分信号,功耗较大,但是可以传输很高的数据速率(数据速率为80M1GbpsLP模式下采用单端信号,数据速率很低(<10Mbps),但是相应的功耗也很低。两种模式的结合保证了MIPI总线在需要传输大量数据(如图像)时可以高速传输,而在不需要大数据量传输时又能够减少功耗。用示波器捕获的MIPI信号,可以清楚地看到HS和LP信号。 由于 MIPI D PHY 的信号比较复杂,要保证接口 信号和协议 的一致性需要很复杂的测试。为了提高测试的效率, Keysight 提供了基于示波器和逻辑...